2022-04-21 15:31:05 +08:00
|
|
|
/* SPDX-License-Identifier: MIT
|
|
|
|
* Copyright (C) 2018 Intel Corp.
|
|
|
|
*
|
|
|
|
* Authors:
|
|
|
|
* Manasi Navare <manasi.d.navare@intel.com>
|
|
|
|
*/
|
|
|
|
|
|
|
|
#ifndef DRM_DSC_HELPER_H_
|
|
|
|
#define DRM_DSC_HELPER_H_
|
|
|
|
|
|
|
|
#include <drm/display/drm_dsc.h>
|
|
|
|
|
2023-05-17 18:28:05 +08:00
|
|
|
enum drm_dsc_params_type {
|
|
|
|
DRM_DSC_1_2_444,
|
|
|
|
DRM_DSC_1_1_PRE_SCR, /* legacy params from DSC 1.1 */
|
2023-05-17 18:28:07 +08:00
|
|
|
DRM_DSC_1_2_422,
|
|
|
|
DRM_DSC_1_2_420,
|
2023-05-17 18:28:05 +08:00
|
|
|
};
|
|
|
|
|
2022-04-21 15:31:05 +08:00
|
|
|
void drm_dsc_dp_pps_header_init(struct dp_sdp_header *pps_header);
|
|
|
|
int drm_dsc_dp_rc_buffer_size(u8 rc_buffer_block_size, u8 rc_buffer_size);
|
|
|
|
void drm_dsc_pps_payload_pack(struct drm_dsc_picture_parameter_set *pps_sdp,
|
|
|
|
const struct drm_dsc_config *dsc_cfg);
|
2023-05-25 01:45:15 +08:00
|
|
|
void drm_dsc_set_const_params(struct drm_dsc_config *vdsc_cfg);
|
2023-05-17 18:28:01 +08:00
|
|
|
void drm_dsc_set_rc_buf_thresh(struct drm_dsc_config *vdsc_cfg);
|
2023-05-17 18:28:05 +08:00
|
|
|
int drm_dsc_setup_rc_params(struct drm_dsc_config *vdsc_cfg, enum drm_dsc_params_type type);
|
2022-04-21 15:31:05 +08:00
|
|
|
int drm_dsc_compute_rc_parameters(struct drm_dsc_config *vdsc_cfg);
|
2023-05-25 01:45:14 +08:00
|
|
|
u8 drm_dsc_initial_scale_value(const struct drm_dsc_config *dsc);
|
|
|
|
u32 drm_dsc_flatness_det_thresh(const struct drm_dsc_config *dsc);
|
2023-05-25 01:45:16 +08:00
|
|
|
u32 drm_dsc_get_bpp_int(const struct drm_dsc_config *vdsc_cfg);
|
2022-04-21 15:31:05 +08:00
|
|
|
|
|
|
|
#endif /* _DRM_DSC_HELPER_H_ */
|
|
|
|
|